Title: etat de la carte CROP en janvier 2003
1Contexte de la carte a réaliser
- Détecteur pour la Physique des particule
- Stockage sur disque des données
L1Buffer
L1Buffer
L1Buffer
16 FEE pour PRS ou SPD ou ECAL ou HCAL
CROP Ou Common L1 module
DAQ
- Concentrateur des données
- Electronique analogique puis numerisation
- Electronique numerique pour la selection des
données
Cyril.drancourt_at_lapp.in2p3.fr
2Choix de la carte a réaliser
L1Buffer
L1Buffer
L1Buffer
16 FEE pour PRS ou SPD ou ECAL ou HCAL
DAQ
CROP
Design actuel dAnnecy
Système Trigger et TTC
- ce choix sera
- fait en fevrier
16 fibres 2 multifibres de 12 pour rester
compatible
Common L1 module
16 FEE pour PRS ou SPD ou ECAL ou HCAL
DAQ
CROCv2
L1Buffer
TTC
Sortie Possible L1 Non utilisé
Design actuel de Lausanne
Système Trigger et TTC
Cyril.drancourt_at_lapp.in2p3.fr
3carte dAnnecy - CROP
- Les FPGA sont en cours de réalisations.
- 2 sujets sont actuellement possibles
- étude de linsertion de la carte fille Credit
Card PC . - Cette carte reçoit une liaison Ethernet et
fournit un bus parallèle et 2 bus serie (JTAG et
I2C) - programmation dun FPGA(APEX20K) sur le
traitement des données PRS/SPD - transformation de donnée(8gt10bits), suppression
de zéro, formatage de sortie, émission suivant
différent mode.
Cyril.drancourt_at_lapp.in2p3.fr
4carte de Lausanne
L1PPI et FSC sont deux types de FPGA que nous
devront programmer
- Programmation dun FPGA a partir des études
faites sur les FPGA du design d Annecy (CROP)
Cyril.drancourt_at_lapp.in2p3.fr